Introduction au projet
Ce document fournit des informations sur le dispositif Intel StrataFlash® Embedded Memory (P30) et décrit ses caractéristiques, son fonctionnement et ses spécifications.
Caractéristiques du produit
■ Hautes performances
¥ 85/88 ans accès initial
- 40 MHz avec zéro état d'attente, mode de lecture à la sortie de données synchrone de 20 ns
Mode de lecture de page asynchrone de 25 ns
- Mode d'explosion de 4 mots, 8 mots, 16 mots et mot continu
¢ Programmaison d'usine améliorée tamponnée (BEFP) à 5 μs/byte (type)
¥ programmation tamponnée 1,8 V à 7 μs/byte (type)
■ L'architecture
Technologie de cellules à plusieurs niveaux: la plus haute densité au moindre coût
L'architecture à blocage asymétrique
Quatre blocs de paramètres de 32 KB: configuration supérieure ou inférieure
Les blocs principaux de 128 KB
■ Voltage et puissance
Voltage de l'appareil: 1,7 V
Le débit d'électricité doit être supérieur ou égal à:
️ courant de veille: 55 μA (type) pour les 256 Mbit
️ courant de lecture synchrone à 4 mots: 13 mA (type) à 40 MHz
■ Qualité et fiabilité
Température de fonctionnement: de 40 °C à + 85 °C
• 1 Gbit en SCSP est de 30 °C à + 85 °C
¢ 100 000 cycles d'effacement au minimum par bloc
La technologie du procédé ETOXTM VIII (130 nm)
■ Sécurité
¢ Registres programmables à usage unique:
• 64 bits d'identifiant unique du dispositif d'usine
• 64 bits OTP programmables par l'utilisateur
• 2048 bits OTP supplémentaires programmables par l'utilisateur
L'espace OTP sélectionnable dans le tableau principal:
• Blocs de paramètres 4x32KB + blocs principaux 3x128KB (configuration supérieure ou inférieure)
Protection d'écriture absolue: VPP = VSS
¢ Blocage individuel à latence zéro
¢ Blocage individuel
■ Logiciels
¢ 20 μs (type) de suspension d'effacement
Intel® Flash Data Integrator optimisé
¢ Interface flash commune compatible
■ Densité et emballage
¢ Densités de 64/128/256-Mbit dans le paquet TSOP 56-Lead
¢ Densités 64/128/256/512-Mbit dans le paquet BGA Intel®Easy 64-Ball
¢ Densités de 64/128/256/512 Mbit et 1 Gbit dans le SCSP Intel®QUAD+
Le bus de données de largeur 16 bits