Caractéristiques
■ Prend en charge le fonctionnement de bus jusqu'à 250 MHz
■ Les fréquences disponibles sont de 250, 200 et 167 MHz
■ Les entrées et les sorties enregistrées pour le fonctionnement par pipeline
■ 3,3 V d'alimentation au noyau
■ Opération d'entrée/sortie de 2,5 V/3,3 V
■ Temps rapides d'horloge à sortie
¥ 3,0 ns (pour un dispositif de 250 MHz)
■ Fournir un taux d'accès 3-1-1-1 de haute performance
■ Compteur de rafale sélectionnable par l'utilisateur prenant en charge les séquences de rafale interligées ou linéaires Intel® Pentium®
■ Strobe d'adresse distincte du processeur et du contrôleur
■ Écrits synchrones et synchronisés
■ Activer une sortie asynchrone
■ désactiver la sélection de la puce à cycle unique
■ CY7C1480BV33, CY7C1482BV33 disponible dans le pack quad plat mince à 100 broches sans Pb (TQFP) standard JEDEC, le pack FBGA (Fine Pitch Ball Grid Array) à 165 boules sans Pb et non sans Pb.CY7C1486BV33 disponible dans les emballages FBGA à 209 balles sans Pb et non sans Pb
■ Scanner des limites compatible avec le JTAG
■ Option en mode veille