Définition générale
Les ADP1752/ADP1753 sont des régulateurs CMOS linéaires à faible dérapage (LDO) qui fonctionnent de 1,6 V à 3,6 V et fournissent jusqu'à 800 mA de courant de sortie.Ces LDO VIN/VOUT bas sont idéaux pour la régulation des géométries FPGA nanométriques fonctionnant à partir de 2.5 V à 1,8 V rails d'entrée/sortie, et pour alimenter les tensions du noyau jusqu'à 0,75 V. Utilisant une architecture exclusive avancée, ils offrent un rapport de rejet de l'alimentation électrique élevé (PSRR) et un faible bruit,et obtenir une excellente réponse transitoire de ligne et de charge avec seulement un petit 4un condensateur de sortie en céramique de 0,7 μF.
Caractéristiques
Courant de sortie maximal: 0,8 A
Plage de tension d'entrée: de 1,6 V à 3,6 V
Faible courant d'arrêt: < 2 μA
Voltage de sortie très faible: 70 mV @ 0,8 A de charge
Précision initiale: ± 1%
Précision sur la ligne, la charge et la température: ± 2%
7 options de tension de sortie fixe avec démarrage en douceur de 0,75 V à 2,5 V (ADP1752)
Option de tension de sortie réglable avec démarrage en douceur de 0,75 V à 3,3 V (ADP1753)
Résistance à la réaction élevée 65 dB @ 1 kHz 65 dB @ 10 kHz 54 dB @ 100 kHz
Rms de 23 μV à une sortie de 0,75 V
Stable avec un petit condensateur de sortie en céramique de 4,7 μF
Excellente réponse transitoire de la charge et de la ligne
Protection contre la limite de courant et la surcharge thermique
Indicateur de puissance
Activation contrôlée par logique
Protection contre le courant inverse
Applications
Ordinateurs serveurs
Composants de mémoire
Équipement de télécommunications
Équipement de réseau
DSP/FPGA/aliments pour microprocesseur
Équipement d'instrumentation/systèmes d'acquisition de données