TPS7A8801QRTJRQ1 les régulateurs de tension du TI LDO Autom conjuguent 1A LDO à faible bruit VReg
1.Features
AEC-Q100QualifiedWiththe FollowingResults :
– TemperatureGrade1 : – 40°C≤TA≤+125°C
– HBMESDClassificationLevel2
– CDMESDClassificationLevelC5
• Deux IndependentLDOChannels
• Bas OutputNoise : μVRMS 4 (10 hertz à 100 kilohertz)
• Bas abandon scolaire : 230 système mv (maximum) à 1 A
• WideInputVoltageRange : 1,4 V à 6,5 V
• WideOutputVoltageRange : 0,8 V à 5.15V
• De haute puissance-SupplyRippleRejection
– DB 70 à 100 hertz
– DB 40 à 100 kilohertz
– DB 40 à 1 mégahertz
• 1% AccuracyOverLine, charge, et température
• ExcellentLoadTransientResponse
• AdjustableStart-UpInrushControl
• SelectableSoft-StartChargingCurrent
• IndependentOpen-DrainPower-bonnes sorties (de PAGE)
• ΜF ou LargerCeramicOutputCapacitor de StableWitha 10
• Bas ThermalResistance : RθJA= 39.8°C/W
• 4 mm× 4-mmWettableFlankWQFNPackage
2.Applications
• Rf et RadarPowerin AutomotiveApplications
• AutomotiveADASECUs
• TelematicControlUnits
• Groupes d'Infotainmentand
• High-SpeedI/F (PLLand VCO)
3.TypicalApplicationDiagram
4.Description
Le TPS7A88-Q1is un double, à faible bruit (μVRMS 4), voltageregulatorcapableof du bas-abandon scolaire (LDO) sourcing1 A par channelwith 250 système mv de maximumdropout
Adjustablewith externalresistorsfrom0.8 Vto 5.15V du flexibilityof twoindependentLDOsandapproximately50%smallersolutionsizethantwo single-channelLDOs.Eachoutputis de TheTPS7A88-Q1providesthe. Le bas de TPS7A88-Q1wideinput-voltagerangesupportsoperationas en tant que 1,4 V et jusqu'à 6,5 V.
Outputvoltageaccuracy de With1% (overline, charge, andtemperature) et reducein-rushcurrent doux-startcapabilitiesto, les poweringsensitiveanaloglow-voltagedevices d'idealfor de TPS7A88-Q1is (suchasvoltage-controlledoscillators [VCOs], analogue-à-digitalconverters [CDA], numérique-à-analogconverters [DACs], haut-endprocessors, et champ-programmablegatearrays [FPGAs])
Thosefoundin rf, radarcommunications, andtelematicapplications de powernoise-sensitivecomponentssuchas de designedto de TheTPS7A88-Q1is. Le bas clockjitter de minimizesphasenoiseand du widebandPSRR de 4 μVRMSoutputnoiseand (DB 40 à 1 mégahertz). Simpleopticalinspection de Thesefeaturesmaximizeperformanceofclockingdevices, de CDA, et de DACs.The TPS7A88-Q1featureswettableflanksfor
5. Pin Configurationand Functions