DDR3 SDRAM emploie une double architecture de débit pour réaliser l'opération ultra-rapide. La double architecture de débit est
architecture 8n-prefetch avec une interface conçue pour transférer deux mots contenant des données par rhythme aux goupilles d'entrée-sortie.
Une lecture simple ou écrire l'opération pour le DDR3 SDRAM se compose effectivement d'un 8n-bit-wide simple, transfert des données de cycle de quatre-horloge
au noyau et aux huit internes de DRACHME correspondant de la taille de la n, transferts des données d'un - moitié - horloge-cycle aux goupilles d'entrée-sortie.
le stroboscope différentiel de données (DQS, DQS#) est transmis extérieurement, avec des données, pour l'usage dans la saisie de données à l'entrée de DDR3 SDRAM
récepteur. DQS centre-est aligné avec des données pour WRITEs.